عنوان فارسی مقاله: | مدارهای ترتیبی بی دررو کم توان با منطق مکمل ترانزیستور عبوری |
عنوان انگلیسی مقاله: | Low-Power Adiabatic Sequential Circuits with Complementary Pass-Transistor Logic |
نمونه متن ترجمه
چکیده
این مقاله مکمل منطق ترانزیستورهای عبوری کم مصرف بی دررو CPAL)) با استفاده از کلاک های توان دو فاز به جای آنهایی که چهار فاز هستند ارائه می کند. CPAL دو فاز از مکمل منطق ترانزیستور عبوری برای ارزیابی و انتقال اتوماتیک برای احیای انرژی استفاده شده است. آن برای طراحی فلیپ فلاپ ها و مدارهای ترتیبی، به عنوان استفاده از ترانزیستور کمتر از انتقال CMOS پیاده سازی مبتنی بر گیت معمولی و دیگر مدارهای آدیاباتیک مانند 2N- 2N2P. بی دررو فلیپ فلاپ (D، T و JK بر اساس دو فاز( CPAL معرفی می شوند، مناسب تر است. یک سیستم متوالی عملی با فلیپ فلاپ بی دررو ارائه شده برای درک موضوع نشان داده شده است. شبیه سازی SPICE نشان می دهد که فلیپ فلاپ CPAL دو فاز توان کمتری از 2N-2N2P و اجرای CMOS مصرف می کند.