عنوان فارسی مقاله:

یک مبدل آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s با DAC مقاومتی


عنوان انگلیسی مقاله:

An 8-b 400-MS/s 2-b-Per-Cycle SAR ADC With Resistive DAC



برای دانلود رایگان مقاله انگلیسی یک مبدل آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s با DAC مقاومتی  و خرید ترجمه فارسی آن با فرمت ورد اینجا کلیک نمایید

 







نمونه متن ترجمه

چکیده

در این مقاله یک مبدل آنالوگ به دیجیتال رجیستر تقریب متوالی، 2 بیت بر سیکل و 400 MS/s 8بیتی با استفاده از تکنولوژی CMOS 65 نانومتری ساخته شده است. با پیاده سازی یک DAC مقاومتی با توان پایین و سطح ناچیز و پیاده سازی مدار تلفیق وابسته، SAR ADC پیشنهادی به نرخ تبدیل سریع، توان پایین، و محدوده فشرده دست پیدا می کند که منجر به SDNR ای برابر با 44.5 دسیبل و SFDR برابر با 54 دسیبل در 400 MS/s با ورودی 1.9 مگاهرتز می شود. FOM اندازه گیری شده برابر "مرحله تبدیل 73 fJ/" در 400 MS/s از تغذیه 1.2 ولت و "مرحله تبدیل 42 fJ/" در 250 MS/s از یک تغذیه 1 ولتی می شود. ناحیه فعال با کالیبراسیون دیجیتال برابر 0.028 میلی متر مربع است.